Unterschiede
Hier werden die Unterschiede zwischen zwei Versionen angezeigt.
| Nächste Überarbeitung | Vorhergehende Überarbeitung | ||
| elektronik_labor:projekte_im_sose_2025 [2025/03/14 07:53] – angelegt mexleadmin | elektronik_labor:projekte_im_sose_2025 [2025/06/16 21:50] (aktuell) – mexleadmin | ||
|---|---|---|---|
| Zeile 13: | Zeile 13: | ||
| ===== Abgabetermine ===== | ===== Abgabetermine ===== | ||
| - | * 11.10.2024 - spätester Termin für das Fixieren der Hardware-Projekt-Idee. Diese sollte vorher bereits mit mir geklärt worden sein. Es zählt der Zeitstempel der Mail. | + | * 12.04.2025 - spätester Termin für das Fixieren der Hardware-Projekt-Idee. Diese sollte vorher bereits mit mir geklärt worden sein. Es zählt der Zeitstempel der Mail. |
| - | * 01.11.2024 - spätester Termin für die Abgabe der finalen Schaltungsentwicklung (*.sch __und__ | + | * 17.05.2025 - spätester Termin für die Abgabe der finalen Schaltungsentwicklung (archivierte Projektdateien) über GITlab. Es zählt der Zeitstempel des Servers. |
| - | * 29.11.2024 - spätester Termin für die Abgabe des finalen | + | * 07.06.2025 - spätester Termin für die Abgabe des finalen |
| - | * 17.01.2025 - finale Abgabe für alle Iterationen und die Dokumentation | + | * 30.06.2025 - finale Abgabe für alle Iterationen und die Dokumentation |
| ===== Vorgaben - Elektronik Labor ===== | ===== Vorgaben - Elektronik Labor ===== | ||
| Zeile 25: | Zeile 25: | ||
| - Konzeption und Auslegung von Schaltungen | - Konzeption und Auslegung von Schaltungen | ||
| - Sofern keine genaue Anwendung gegeben ist, kann eine solche gesucht und zur weiteren Auslegung verwendet werden (nach Rücksprache sind auch die gegebenen Parameter veränderbar). | - Sofern keine genaue Anwendung gegeben ist, kann eine solche gesucht und zur weiteren Auslegung verwendet werden (nach Rücksprache sind auch die gegebenen Parameter veränderbar). | ||
| - | - Simulation in Falstad oder [[https:// | + | - Simulation in Falstad, ltspice |
| - Analyse der notwendigen Datenblätter | - Analyse der notwendigen Datenblätter | ||
| - Größen und Position von weiteren Komponenten | - Größen und Position von weiteren Komponenten | ||
| - Komponentenauslegung | - Komponentenauslegung | ||
| - alle Passivkomponenten als SMD (vorzugsweise Größe 0603) | - alle Passivkomponenten als SMD (vorzugsweise Größe 0603) | ||
| - | - auch ICs in SMD (mit " | + | - auch ICs in SMD (mit " |
| - Widerstands-Reihe: | - Widerstands-Reihe: | ||
| - Aufbau diskret (also mit einzelnen Operationsverstärkern). | - Aufbau diskret (also mit einzelnen Operationsverstärkern). | ||
| Zeile 42: | Zeile 42: | ||
| - Belegung und Position von K1, K2 und JP sind vorgegeben. | - Belegung und Position von K1, K2 und JP sind vorgegeben. | ||
| - bitte helfen Sie einander, sodass der Aufwand gleichmäßig verteilt wird. | - bitte helfen Sie einander, sodass der Aufwand gleichmäßig verteilt wird. | ||
| - | - Randbedingung für Zweiergruppen ist, ein Hookup zu entwickeln | + | - Randbedingung für Zweiergruppen ist, ein Hookup zu entwickeln. |
| - | - Dokumentation der Ergebnisse. \\ Je nach Thema können folgende Punkte sinnvoll sein: | + | - Dokumentation der Ergebnisse |
| - | - Erklärung von Auslegung | + | - Beschreibung der Entscheidungen |
| - | - Begründung der Bauteilauswahl | + | - Weitere Details |
| - | - Darstellung von Anwendungsgebieten | + | |
| - | - Bodediagramm | + | |
| - | - Gruppendelay | + | |
| - | - Sprungantwort | + | |
| - | - Darstellung des Ausgangssignals, je für PWM mit 50Hz, 100Hz, 500Hz, 1kHz, 7kHz, 10kHz, 40kHz, 50kHz | + | |
| ===== Hinweise zu Tina ===== | ===== Hinweise zu Tina ===== | ||